74HC373 : Transparent Latch Type-D, 8 bits, 3 états, DIP20
zoom_out_map
chevron_left chevron_right
Nouveau

74HC373 : Transparent Latch Type-D, 8 bits, 3 états, DIP20

74HC373 : D-Type Transparent Latch 8 bits

  • 3 Etats
  • Buffer Register, IO Port, Working Register, bus driver
  • 2 - 6V
  • DIP20

1,10 € (TVA incl.) 0,91 € (TVA excl.)
TVA incluse
check Disponible
Paiements sécurisés
Les paiements sont sécurisés par LyraCollect, une société de collecte de paiements française
Multiples solutions de livraison
Il est possible de se faire livrer chez soi, en point relais ou retirer sur rendez-vous chez MCHobby
Colis emballés avec soin et efficacité
Nous préparons, emballons et expédions vos commandes avec un grand respect et un grand soin.
Description

74HC373 : D-Type Transparent Latch 8 bits

Voici un Latch 8-bits avec une sortie 3 états (haut/bas/haut-impédance) idéal pour implémenter:

  • un registre tampon (buffer registers),
  • un port I/O,
  • un contrôleur de bus bidirectionnel (il en faudra deux pour du bidirectionnel),
  • un registre de travail (working registers).

Il s'agit d'un composant très utile dans la réalisation d'ordinateur r etro.

Les huits latchs du 74HC373 sont des bascules type-D transparentes (qui stocke la valeur de la Donnée 1/0 lorsque le signal LE change).
SI l'entrée latch-enable (LE) est au niveau haut ALORS les sorties Q suivent les valeurs d'entrées de donnée D. 
SI l'entrée latch-enable (LE) passe au niveau bas ALORS les sorties Q sont latched aux divers niveaux présent sur les entrées D correspondantes (bref, il stocke les données).

Ce latch 8-bits propose une sortie à 3 états capable de piloter une charge plus capacitive ou une charge avec impédance relativement faible.
Le 74HC373 est particulièrement conseillée pour implémenter un registre (buffer registers), des ports d'entrée/sortie (I/O ports), un contrôleur de bus bidirectionnel (bidirectional bus drivers) et un registre de travail (working registers).

Les huit latchs du 74HC373 sont tous contrôlé, en même temps, par le signal latch-enable (LE).
Les entrées de données D sont stockées/latchée sur les sorties Q correspondante au moment où LE passe au niveau bas (sur flan descendant).

SI l'entrée output-enable (/OE) est placée au niveau bas ALORS  l'état des sorties (haut ou bas) est rendu disponible sur la sortie Q.
SI l'entrée output-enable (/OE) est au niveau haut ALORS les sorties Q sont placées en haute-impédance et isolent le 74HC373 du bus de données.
Dans leur état de haute impédance, les sorties Q n'appliquent aucune charge (ni ne pilote) les lignes du bus de données.
OE n'affecte pas le fonctionnement interne des latchs. Il est possible d'avoir /OE au niveau haut (donc sortie haute impédance=déconnecté du bus de données) tout en préservant l'ancienne données dans le latch ou en chargeant un nouvel octet (byte) dans le latch.

Grâce à l'état haute-impédance et le buffer logique présent sur les sorties Q, le 74HC373 est capable de contrôler les lignes d'un bus de données sans interface complémentaire et sans résistance pull-up.

Détails techniques

Fiche technique
IC-74HC373-DIP20
3232100026346